ASTRO Back-end Tool로 전달할 때 SCAN CHAIN 땜에 Timing 잡기 매우 어렵게 된다. 이에 Place 전에 Scan Chain을 Detach 하고 CTS 이후에 Schan Chain을 attach하는 Flow를 지닌다.
합성시에 Scan Chain을 어떻게 형성하였는지 P&R 툴에게 알려줘야 하는데, SCAN_DEF 파일로 이러한 정보를 알려준다.
Scan을 Sub-module에서 넣을 경우 이후 Top Net이 Sub-Module과 다를 경우 SCAN DEF 파일을 수정해야 하는 경우게 생기는데, 다행히 Solve Net에 이러한 걸 생각했는지 변환 Script가 존재한다.
하기 내용 참조하면 될 것 같다.
사용법은 하기와 같다
./prefix_scandef -top sw0673_top_r00 -prefix u_LOGIC_TOP -chain_prefix CHAIN_PRE -def 060814.sw0673_u_top_r00.scandef.ywkim
solvnet.synopsys.com_retrieve_print_017172.html.pdf
'ASIC' 카테고리의 다른 글
[Verilog] 새로 컴파일하지 않고 테스트 입력/조건을 바꾸는 방법 (0) | 2015.07.27 |
---|